イリノイ大学アーバナ・シャンペーン校の無料オンライン教育

VLSI CADパートII:レイアウト

説明

このコースを開始する前に、VLSI CAD パート I: ロジック コースを完了する必要があります。

最新の VLSI チップは、驚くほど複雑な獣です。数十億のトランジスタ、計算と制御のために配置された数百万の論理ゲート、大きなメモリ ブロック、サードパーティによって設計された事前設計機能の埋め込みブロック (「知的財産」または IP ブロックと呼ばれます) です。 。 人々はどのようにしてこれらの複雑なチップを設計できるのでしょうか? 回答: 一連のコンピューター支援設計 (CAD) ツールは、チップの抽象的な記述を取得し、それを段階的に最終設計に改良します。 このクラスでは、特定用途向け集積回路 (ASIC) またはシステム オン チップ (SoC) 設計の作成に使用される主要な設計ツールに焦点を当てます。 コースのこの部分では、ロジックからレイアウトへのマッピング、特に大規模な論理ネットワークの配置、配線、タイミングの評価を可能にする主要な論理的および幾何学的表現に焦点を当てます。 私たちの目標は、学生がツール自体がどのように機能するかを基本的なアルゴリズムとデータ構造のレベルで理解することです。 取り上げられるトピックには、テクノロジー マッピング、タイミング解析、ASIC の配置と配線が含まれます。

推奨背景:
プログラミング経験 (C、C++、Java、Python など)、およびデータ構造とアルゴリズム (特に再帰的アルゴリズム) に関する基本的な知識。 基本的なデジタル設計の理解: ブール代数、Kmap、ゲートとフリップフロップ、有限状態マシン設計。 工学のジュニアまたはシニアレベルの線形代数と微積分。 RC 線形回路に関する初歩的な知識 (物理学の入門レベル)。

価格:無料で登録!

言語: 英語

字幕: 英語

VLSI CADパートII:レイアウト –イリノイ大学アーバナシャンペーン校