コロラド大学ボールダー無料オンライン教育

NIOS II を使用した拡張 FPGA トレーニング

説明

デジタル ロジック設計の複雑さにより、ソリューションを実現するにはフィールド プログラマブル ゲート アレイ (FPGA) などの大規模デバイスについての理解が必要です。 ソリューションが複雑化しているため、ディスクリート コンポーネントでの実装は実現およびデバッグがほぼ不可能です。 プロセッサー機能を XNUMX つのプラットフォームに統合することで、改良されたマイクロエレクトロニクス ハードウェアによるサイズの縮小と電力の節約が可能になります。 この専門分野の焦点は、ビデオ アプリケーションでのテストとデバッグに重点を置いたソフト プロセッサの実際の使用です。

VGA 出力インターフェイスの使用を拡張した DE10-Lite ボードの実践的な立ち上げが提供されます。 Verilog でのサンプル テスト パターンのデモを確認した後、NIOS II プロセッサを使用してビデオ IP を制御してテスト パターン出力を生成することに焦点を当てます。 Avalon-ST ストリーミング プロトコルを使用して信号を表示するためのビデオ IP の実装に関するマニュアルのレビューについて説明します。 システム設計用のツールが提供されており、これには、カスタム プロジェクトでボードとプロセッサのインターフェイスを評価するためのシステム コンソールと TCL スクリプト、およびパフォーマンスと状態遷移を特徴付ける信号値を調査するための組み込みロジック アナライザが含まれます。 交通信号コントローラーとサンダーバードのテールライトを使用して、実践的な例を示します。

価格:無料で登録!

言語: 英語

字幕: 英語

NIOS II を使用した拡張 FPGA トレーニング –コロラド大学ボルダー校